Las ‘Catedras Chip’ son una iniciativa que tiene como objetivo la formación de profesionales en el ámbito de la microelectrónica y los semiconductores, y el impulso de la I+D mediante la colaboración público-privada en las universidades de España.
Esta iniciativa esta incluida dentro de Plan de Recuperación, Transformación y Resiliencia, dedicada al fortalecimiento del ecosistema científico y tecnológico e incremento de las capacidades de diseño dentro del Proyecto estratégico de microelectrónica y semiconductores (PERTE Chip). Las Cátedras chip son un instrumento que supondrá a nivel nacional la la financiación de cátedras universidad-empresa tanto en centros públicos como privados y movilizará una inversión público-privada de 54,5 millones de euros, y que permitirán reforzar la investigación, difusión y formación en el ámbito de la microelectrónica: Diseño de circuitos microelectrónicos,Nuevos materiales y dispositivos,Procesos tecnológicos y Test y encapsulado de chips.
Recientemente se han publicado la resolución de dichas convocatorias, y las Universidades Públicas Valenciana, han conseguido:
- La Universitat de València accede a una subvención propuesta de 5.076.634,16 € para la Cátedra de Materiales Avanzados para la Industria de Semiconductores y Circuitos Integrados.
- La Universitat Politécnica de València accede a una subvención propuesta de 3.848.581,00 € para la Cátedra Internacional UPV-VaSiC de Diseño Microelectrónico, hacia el Campus Internacional de Semiconductores y accede, también, a una subvención propuesta de 4.246.339,00 € para la Cátedra chip fotónico de la Universitat Politècnica de València (Cátedra PIC-UPV).
Por este motivo y para informar a todo el tejido empresarial y de conocimiento, el próximo 12 de Abril se realiza en la sede de la CEV en Valencia (C. Hernán Cortés n º 4) el I Valencia Silicon Forum, en la que se presentaran las acciones previstas dentro de las Cátedras Chip y Campos Industrial de Semiconductores, que tendrá lugar el próximo 12 de abril a las 9:30 horas en el auditorio de la CEV en Valencia (C. Hernán Cortés n º 4).
PROGRAMA
9:30- 10 h. Recepción de asistentes
10- 10:30 h. Apertura institucional
- Eva Blasco, vicepresidenta de CEV y presidenta de CEV Valencia
- María Teresa Bacete, presidenta de Valencia silicon Cluster
- José E. Capilla, rector dela Universitat Politécnica de Valéncia
- María Vicenta Mestre, rectora de la Universitat de Valéncia
- Carlos Mazón, president de la Generalita
10:30 -11 h. Presentación de la nueva Cátedra Universidad-Empresa UV:VaSiC de Materiales Avanzados para la industria de microchips y semiconductores.
- Rosa Donat, vicerrectora Innovación y Transferencia UV
- Eugenio Coronado, Instituto de Ciencia Molecular UV
- Juan Miguel Martínez, instituto de Ciencia de la Materia UV
- Carlos Mariñas, Instituto de Física Corpuscular UV
- Cándid Reig, Escuela Técnica Superior de Ingeniería UV-ETSE
- Carlos G. Triviño, Valencia Slicon Cluster
11-11:30h, Coffe break
11:30. 12:00 h. Presentación de la nueva Cátedra Universidad. Empresa UPV-VasiC de Diseño Microelectrónico.
- Salvador Coll, vicerrector Innovación y Transferencia UPV.
- Francisco Mora, catedrático Ingeniería Electrónica UPV
- Javier Calpe, Analog Devices
- Javier Jiménez, Maxtinear
- Miguel Chanca, BOSCH
- Rafael Serrano-Gotarredona, amsOSRAM
12:00 12:30h. Presentación de la nueva Cátedra Universidad Empresa UPV-VASIC de Chips Fotónicos.
- José Capmany, catedrático UPV
- Pascual Muñoz, catedrático UPV
- Iñigo Artundo, VLC Photonics
12:30- 12:50h. Executive Keynote: hacia un Campus Industrial de Semiconductores
Carlos G. Triviño, director de Gobernanza Industrial SL
12:50- 13:00h. Clausura